반응형 SMALL 전자86 [디지털시계] Digital Clock 제작에 필요한 IC Chip 7400 Quad 2-Input NAND 7410 Triple 3-Input NAND 7490 Decade Counter 7492 Divide-by-12 Counter 74123 Dual Retriggerable Single Shot NOTE1. 출력 Pulse 폭을 조절하기 위한 외부 Timing Capacitor는 Cext와 Rext/Cext 사이에 연결2. Pulse 폭을 정밀하게 조정하려면 외부 저항을 Rext/Cext와 Vcc 사이에 연결3. Pulse 폭을 가변형으로 하려면 외부 가변저항을 Rint/Cext와 Vcc 사이에 연결. 1) Cext > 1000pF 일때의 출력 Pulse 폭 Tw은 Vcc=VRC=5V일 때 다음과 같이 결정된다.Tw = KRextCext (1+0.7/Rx)여기서 R.. 2020. 7. 8. [디지털클락] 디지털클락 회로 (12시 분주기 캐패시터) 2020. 7. 8. [디지털 클락] 4020 데이터시트 2020. 7. 8. [디지털 클락] 디지털클락 회로 (오전 오후 12시 분주기 크리스탈) 2020. 7. 8. [디지털클락] 디지털시계 이론 및 자료 1. 디지털 시계의 구성 주변에서 흔히 볼 수 있는 디지털 시계는 카운터를 이용해 설계할 수 있는 대표적인 순차 회로의 하나이다. 이와 같은 디지털 시계를 설계하기 위해서 기본적으로 필요한 것이 무엇인지 살펴보자. 그림 14-1에 나타낸 디지털 시계의 전체 블록도를 보면 시간 표시를 위한 7세그먼트 표시기를 비롯하여 BCD-to-7세그먼트 디코더(TTL 7447), 12시간 표시기 디코더, modulo-N 카운터 등이 필요하다. modulo-N 카운터의 종류는 6진 카운터, 10진 카운터, 12진 카운터가 필요한데 9장 동기식 카운터에서 배운 대로 설계를 하면 된다. 2. 동기식 modulo-N 카운터 설계 이제부터 카운터를 설계해 보자. 디지털 시계에서 쓰게 될 카운터로는 enable 제어신호를 갖는 .. 2020. 7. 6. [디지털시계] digital clock 자료 클럭의 핵심에는 정확한 60Hz (Hz, 초당 진동) 신호를 생성 할 수있는 부분이 있습니다.이 신호를 생성하는 방법에는 두 가지가 있습니다. 1. 신호는 일반 전력선의 60Hz 발진에서 추출 할 수 있습니다.벽면 콘센트에서 전원을 공급받는 많은 시계는 저렴하고 쉬우므로이 기술을 사용합니다.전력선의 60Hz 신호는이 목적을 위해 상당히 정확합니다. 2. 수정 발진기를 사용하여 신호를 생성 할 수 있습니다. 분명히, 배터리로 작동되는 시계 또는 손목 시계는이 기술을 대신 사용합니다.더 많은 부품이 필요하지만 일반적으로 훨씬 더 정확합니다. 60Hz 신호는 카운터(분주기)를 사용하여 나뉩니다.자신의 시계를 만들 때 사용할 일반적인 TTL 부품은 7490 십진 카운터입니다.이 .. 2020. 6. 21. [디지털클락]디지털클락 회로도 24시 시계 회로도 2020. 6. 21. 74 시리즈 회로 형식 표준 로직 74 시리즈는 세 종류가 있습니다. 구체적으로는 'TTL 로직', 'CMOS 로직', 'BiCMOS 로직'의 세 종류입니다. 다음의 표에 이 세 종류의 회로 형식, 특징을 설명합니다. 회로 형식 시리즈명 (예) 설명 TTL 74 74LS 74ALS 바이폴라 트랜지스터를 사용하여 회로를 구성한 표준 로직 IC입니다. 1970년대에 미국 텍사스 인스트루먼츠사가 양산을 하기 시작했습니다. 74로 시작되는 4자리 또는 5자리 수의 번호가 붙어있기 때문에 '74 시리즈 패밀리'라고 합니다. 번호별로 기능과 핀 배치가 표준화되어 있어 2차 공급원이 많기 때문에 널리 채용됩니다. 일반적으로는 단일 전원에서 동작합니다. 3상태 버스라는 표준 입출력 인터페이스를 갖추고 있습니다. TTL의 오리지널 시리즈를 기.. 2018. 1. 10. 이전 1 ··· 4 5 6 7 8 9 10 11 다음 반응형 LIST