본문 바로가기
반응형
SMALL

전자/디지털클락18

[NE555] WEB Simulation NE555를 관련된 자료를 찾아보면서 시뮬레이션 볼수 있는곳을 찾았다 회로나 펄스형태를 볼 수 있어 어떻게 작동되는지 판단 정도는 될 것 같다 웹사이트에서 찾은 시뮬레이션이다 참고만 https://www.circuitlab.com/ Online circuit simulator & schematic editor - CircuitLab Powerful online circuit simulator and schematic editor. Easy to learn. www.circuitlab.com 홈페이지 들어가면 CircuitLab 이 있을것이다 클리하면 회로를 구성해서 직접 확인을 해 보거나 회로 구성된 것을 볼 수 있다. 좌측 항목에 회로를 구성해서 아래에 시뮬레이션 버튼을 누르면 사용자가 원하는 기준을 .. 2022. 5. 25.
[디지털 클락] 디지털클락 회로도면 2021. 11. 28.
[디지털 클락] LM555 Timer[오실레이터/발진기] 2021. 11. 28.
[디지털 클락] LM7805(전원 레귤레이터) - COMMON 은 그라운드로 사용 2021. 11. 28.
[발진회로] CSS555 / CSS555C TIMER 555 Timer IC 이야기 CSS555는 널리 사용되는 555 Timer IC의 마이크로 파워 버전이다. 표준 555 타이머와 핀 호환이 가능하며 5µA 미만의 작동 전류를 제공한다. 최소 공급 전압은 1.2V이므로 배터리 작동 응용 제품에 이상적이다. 긴 타이밍 지연을 생성 할 수 있도록 6 년 프로그래밍 가능 카운터가 포함되어 있다. 아날로그 회로는 온도 보상되어 넓은 온도 범위에서 뛰어난 안정성을 제공한다. 카운터의 구성 데이터는 EEPROM에 보관된. 샘플 4 와이어 인터페이스는 메모리에 대한 읽기 / 쓰기 액세스를 제공한다. CSS555C 장치에는 내부 100pF 타이밍 커패시터가 포함되어 있다. 표준 555 IC 및 CSS555C의 블록 다이어그램은 다음과 같다. 1. CSS555C 개요 .. 2020. 7. 28.
[디지털시계] Digital Clock 제작에 필요한 IC Chip 7400 Quad 2-Input NAND 7410 Triple 3-Input NAND 7490 Decade Counter 7492 Divide-by-12 Counter 74123 Dual Retriggerable Single Shot NOTE1. 출력 Pulse 폭을 조절하기 위한 외부 Timing Capacitor는 Cext와 Rext/Cext 사이에 연결2. Pulse 폭을 정밀하게 조정하려면 외부 저항을 Rext/Cext와 Vcc 사이에 연결3. Pulse 폭을 가변형으로 하려면 외부 가변저항을 Rint/Cext와 Vcc 사이에 연결. 1) Cext > 1000pF 일때의 출력 Pulse 폭 Tw은 Vcc=VRC=5V일 때 다음과 같이 결정된다.Tw = KRextCext (1+0.7/Rx)여기서 R.. 2020. 7. 8.
[디지털클락] 디지털클락 회로 (12시 분주기 캐패시터) 2020. 7. 8.
[디지털 클락] 4020 데이터시트 2020. 7. 8.
반응형
LIST